Please use this identifier to cite or link to this item: https://hdl.handle.net/11499/41196
Full metadata record
DC FieldValueLanguage
dc.contributor.authorTola, Abdullah Tahsin-
dc.contributor.authorArslanalp, Remzi-
dc.contributor.authorÜnal, Mehmet-
dc.contributor.authorYılmaz, Sürav Şaziye-
dc.date.accessioned2022-05-17T12:03:53Z-
dc.date.available2022-05-17T12:03:53Z-
dc.date.issued2007-
dc.identifier.issn1300-7009-
dc.identifier.urihttps://hdl.handle.net/11499/41196-
dc.description.abstractBirinci derece A sınıfı bir alçak geçiren logaritmik ortam süzgeci bilgisayar benzetim programı PSpice kullanılarak tasarlanmış ve laboratuvarda gerçeklenmiştir. Giriş işaretinin logaritmasını alan ve seviye öteleyen kısımlarından oluşan giriş katı için değişik alternatifler vardır. Bu alternatiflerden iki tanesi daha iyidir. Bu çalışmada T tipi kullanılmıştır. Süzgeç yaklaşık olarak 260 kHz kesim frekansına sahiptir, transistörlerin DC akımları 10 mA seviyesindedir. Süzgecin kesim frekansı elektronik olarak ayarlanabilmektedir; yani, akım kaynaklarının değerleri değiştirilerek süzgecin kesim frekansı ayarlanabilmektedir. Süzgecin PSpice varsayılan transistörü BF=10000 alınarak ve BC546B/BC557B tipi transistörler kullanılarak PSpice’da benzetimi yapılmıştır. Benzetim sonuçları teorik sonuçları doğrulamıştır. Süzgeç özellikle logaritmik ortam süzgeçleri için tasarlanmamış bu transistörler ile laboratuvarda gerçeklenmiş ve bir dizi test yapılmıştır. Laboratuvar sonuçları ile bilgisayar benzetim sonuçları karşılaştırılmış ve kabul edilebilir sınırlarda farklılık olduğu gözlemlenmiştir. Bu tür süzgeçlerin transistör uyumsuzluklarına hassasiyeti ve tümdevre teknolojisine ihtiyaç duyduğu bilinmesine karşın, tasarlanan süzgecin laboratuvardaki gerçeklenmesi tatmin edici sonuç verdiği gözlemlenmiştir.en_US
dc.language.isotren_US
dc.relation.ispartofMühendislik Bilimleri Dergisien_US
dc.rightsinfo:eu-repo/semantics/openAccessen_US
dc.titleBirinci derece A sınıfı logaritmik ortam süzgecinin blok modelleme ile tasarımı ve gerçekleştirilmesien_US
dc.title.alternativeBy block modelling design and realization of a first order class a log domain filteren_US
dc.typeArticleen_US
dc.identifier.volume13en_US
dc.identifier.issue2en_US
dc.identifier.startpage163 - 172-
dc.identifier.startpage163en_US
dc.identifier.endpage172en_US
dc.trdizinedit$$TRDizinEdit$$-
dc.relation.publicationcategoryMakale - Ulusal Hakemli Dergi - Kurum Öğretim Elemanıen_US
dc.identifier.trdizinid67329en_US
dc.ownerPamukkale University-
item.openairecristypehttp://purl.org/coar/resource_type/c_18cf-
item.grantfulltextopen-
item.languageiso639-1tr-
item.openairetypeArticle-
item.fulltextWith Fulltext-
item.cerifentitytypePublications-
crisitem.author.dept10.04. Electrical-Electronics Engineering-
crisitem.author.dept10.04. Electrical-Electronics Engineering-
crisitem.author.dept10.04. Electrical-Electronics Engineering-
crisitem.author.dept10.04. Electrical-Electronics Engineering-
Appears in Collections:Mühendislik Fakültesi Koleksiyonu
Teknik Eğitim Fakültesi Koleksiyonu
TR Dizin İndeksli Yayınlar Koleksiyonu / TR Dizin Indexed Publications Collection
Files in This Item:
File SizeFormat 
document (23).pdf387.5 kBAdobe PDFView/Open
Show simple item record



CORE Recommender

Page view(s)

50
checked on Aug 24, 2024

Download(s)

14
checked on Aug 24, 2024

Google ScholarTM

Check





Items in GCRIS Repository are protected by copyright, with all rights reserved, unless otherwise indicated.